dashboard | hierarchy | modlist | groups | tests | asserts

Summary for Variable cp_num_of_outstanding

CATEGORYEXPECTEDUNCOVEREDCOVEREDPERCENT
User Defined Bins 128 0 128 100.00


User Defined Bins for cp_num_of_outstanding

Bins
NAMECOUNTAT LEASTSTATUSTESTCOUNTTESTCOUNTTESTCOUNT
values[1] 171878 1 T77 752 T81 25 T82 124
values[2] 4544 1 T82 1 T512 2 T490 1
values[3] 2136 1 T664 1 T548 142 T405 1
values[4] 1516 1 T664 1 T548 68 T405 1
values[5] 1154 1 T664 1 T548 22 T405 1
values[6] 960 1 T664 1 T548 8 T405 1
values[7] 897 1 T664 2 T548 8 T405 1
values[8] 743 1 T664 1 T548 1 T405 1
values[9] 808 1 T664 1 T405 1 T755 3
values[10] 718 1 T664 1 T405 1 T755 4
values[11] 716 1 T664 1 T405 1 T755 1
values[12] 702 1 T664 1 T405 1 T755 1
values[13] 650 1 T664 1 T405 1 T755 5
values[14] 611 1 T664 1 T405 1 T755 7
values[15] 486 1 T664 1 T405 1 T755 3
values[16] 467 1 T664 1 T405 1 T755 1
values[17] 433 1 T664 1 T405 1 T755 1
values[18] 414 1 T664 1 T405 1 T755 12
values[19] 370 1 T664 1 T405 1 T755 6
values[20] 335 1 T664 1 T405 1 T755 2
values[21] 334 1 T664 1 T405 1 T755 2
values[22] 316 1 T664 1 T405 1 T755 1
values[23] 305 1 T664 1 T405 1 T755 2
values[24] 288 1 T664 1 T405 1 T755 1
values[25] 250 1 T664 1 T405 1 T755 3
values[26] 241 1 T664 1 T405 1 T755 1
values[27] 224 1 T664 1 T405 1 T755 3
values[28] 222 1 T664 1 T405 1 T755 1
values[29] 199 1 T664 1 T405 1 T755 2
values[30] 169 1 T664 1 T405 1 T755 2
values[31] 140 1 T664 1 T405 1 T755 2
values[32] 149 1 T664 1 T405 1 T755 2
values[33] 159 1 T664 1 T405 1 T755 1
values[34] 144 1 T664 1 T405 1 T755 1
values[35] 150 1 T664 1 T405 1 T755 5
values[36] 160 1 T664 1 T405 1 T755 3
values[37] 164 1 T664 1 T405 1 T755 1
values[38] 159 1 T664 1 T405 1 T755 1
values[39] 116 1 T664 1 T405 1 T755 3
values[40] 112 1 T664 1 T405 1 T755 1
values[41] 125 1 T664 1 T405 1 T755 2
values[42] 89 1 T664 1 T405 1 T755 2
values[43] 101 1 T664 1 T405 1 T755 7
values[44] 91 1 T664 1 T405 1 T755 3
values[45] 88 1 T664 1 T405 1 T755 2
values[46] 99 1 T664 1 T405 1 T755 4
values[47] 98 1 T664 1 T405 1 T755 7
values[48] 102 1 T664 1 T405 1 T755 7
values[49] 105 1 T664 1 T405 1 T755 3
values[50] 87 1 T664 1 T405 1 T755 1
values[51] 85 1 T664 1 T405 1 T755 3
values[52] 79 1 T664 1 T405 1 T755 3
values[53] 82 1 T664 1 T405 1 T755 2
values[54] 69 1 T664 1 T405 1 T755 1
values[55] 73 1 T664 1 T405 1 T755 1
values[56] 74 1 T664 1 T405 1 T755 2
values[57] 77 1 T664 1 T405 1 T755 1
values[58] 64 1 T664 1 T405 1 T755 3
values[59] 67 1 T664 1 T405 1 T755 3
values[60] 68 1 T664 1 T405 1 T755 1
values[61] 72 1 T664 1 T405 1 T755 3
values[62] 62 1 T664 1 T405 1 T755 2
values[63] 65 1 T664 1 T405 1 T755 1
values[64] 69 1 T664 1 T405 1 T755 8
values[65] 72 1 T664 1 T405 1 T755 3
values[66] 80 1 T664 1 T405 1 T755 3
values[67] 80 1 T664 1 T405 1 T755 3
values[68] 77 1 T664 1 T405 1 T755 3
values[69] 60 1 T664 2 T405 1 T755 2
values[70] 61 1 T664 1 T405 1 T755 1
values[71] 63 1 T664 1 T405 1 T755 2
values[72] 79 1 T664 1 T405 1 T755 3
values[73] 82 1 T664 1 T405 2 T755 1
values[74] 78 1 T664 1 T405 1 T755 2
values[75] 76 1 T664 1 T405 1 T755 2
values[76] 68 1 T664 1 T405 1 T755 2
values[77] 65 1 T664 1 T405 1 T755 1
values[78] 75 1 T664 1 T405 1 T755 4
values[79] 66 1 T664 1 T405 1 T755 2
values[80] 76 1 T664 1 T405 1 T755 2
values[81] 70 1 T664 1 T405 1 T755 2
values[82] 86 1 T664 1 T405 1 T755 3
values[83] 82 1 T664 1 T405 1 T755 2
values[84] 75 1 T664 1 T405 1 T755 6
values[85] 79 1 T664 1 T405 1 T755 6
values[86] 89 1 T664 1 T405 1 T755 3
values[87] 84 1 T664 1 T405 1 T755 2
values[88] 97 1 T664 1 T405 1 T755 4
values[89] 89 1 T664 1 T405 1 T755 5
values[90] 91 1 T664 1 T405 1 T755 5
values[91] 81 1 T664 1 T405 1 T755 5
values[92] 99 1 T664 1 T405 1 T755 9
values[93] 97 1 T664 1 T405 3 T755 5
values[94] 108 1 T664 1 T405 8 T755 8
values[95] 86 1 T664 1 T405 2 T755 4
values[96] 86 1 T664 1 T405 1 T755 8
values[97] 118 1 T664 1 T405 3 T755 4
values[98] 97 1 T664 1 T405 2 T755 5
values[99] 94 1 T664 1 T405 4 T755 1
values[100] 103 1 T664 3 T405 6 T755 2
values[101] 99 1 T664 4 T405 7 T755 2
values[102] 105 1 T664 9 T405 1 T755 7
values[103] 124 1 T664 2 T405 2 T755 9
values[104] 114 1 T664 1 T405 2 T755 2
values[105] 116 1 T664 1 T405 10 T755 7
values[106] 128 1 T664 1 T405 2 T755 12
values[107] 128 1 T664 2 T405 1 T755 1
values[108] 144 1 T664 1 T405 2 T755 4
values[109] 114 1 T664 4 T405 5 T755 3
values[110] 126 1 T664 1 T405 6 T755 5
values[111] 127 1 T664 5 T405 1 T755 7
values[112] 123 1 T664 1 T405 3 T755 3
values[113] 104 1 T664 2 T405 1 T755 1
values[114] 141 1 T664 3 T405 1 T755 3
values[115] 120 1 T664 1 T405 2 T755 11
values[116] 124 1 T664 1 T405 2 T755 7
values[117] 132 1 T664 2 T405 2 T755 2
values[118] 130 1 T664 3 T405 3 T755 5
values[119] 125 1 T664 2 T405 9 T755 7
values[120] 110 1 T664 2 T405 1 T755 7
values[121] 116 1 T664 3 T405 2 T755 7
values[122] 118 1 T664 1 T405 1 T755 10
values[123] 178 1 T664 4 T405 4 T755 19
values[124] 309 1 T664 8 T405 4 T755 13
values[125] 491 1 T664 5 T405 1 T755 21
values[126] 1081 1 T664 9 T405 10 T755 26
values[127] 3795 1 T664 81 T405 83 T755 8
values[128] 6133 1 T664 200 T405 199 T400 429

0% 10% 20% 30% 40% 50% 60% 70% 80% 90% 100%