dashboard | hierarchy | modlist | groups | tests | asserts

Summary for Variable cp_num_of_outstanding

CATEGORYEXPECTEDUNCOVEREDCOVEREDPERCENT
User Defined Bins 128 0 128 100.00


User Defined Bins for cp_num_of_outstanding

Bins
NAMECOUNTAT LEASTSTATUSTESTCOUNTTESTCOUNTTESTCOUNT
values[1] 136165 1 T70 70 T71 60 T72 80
values[2] 10190 1 T70 1 T72 6 T221 1
values[3] 3979 1 T386 1 T434 2 T380 14
values[4] 2149 1 T434 1 T380 8 T801 1
values[5] 1394 1 T380 8 T801 1 T705 6
values[6] 887 1 T380 1 T801 1 T705 3
values[7] 694 1 T801 1 T705 6 T802 8
values[8] 491 1 T801 1 T705 10 T802 9
values[9] 411 1 T801 1 T705 11 T802 4
values[10] 321 1 T801 1 T705 8 T802 4
values[11] 281 1 T801 1 T705 5 T802 4
values[12] 281 1 T801 1 T705 8 T802 3
values[13] 324 1 T801 1 T705 8 T802 3
values[14] 330 1 T801 1 T705 5 T802 2
values[15] 267 1 T801 1 T705 6 T675 4
values[16] 251 1 T801 1 T705 13 T675 4
values[17] 248 1 T801 1 T705 3 T675 4
values[18] 304 1 T801 1 T705 8 T675 5
values[19] 247 1 T801 1 T705 3 T675 2
values[20] 268 1 T801 1 T705 6 T675 5
values[21] 271 1 T801 1 T705 11 T675 11
values[22] 272 1 T801 1 T705 10 T675 6
values[23] 294 1 T801 1 T705 4 T803 6
values[24] 269 1 T801 1 T705 5 T803 2
values[25] 268 1 T801 1 T705 5 T803 7
values[26] 282 1 T801 1 T705 4 T803 3
values[27] 261 1 T801 1 T705 13 T803 2
values[28] 263 1 T801 1 T705 6 T803 2
values[29] 265 1 T801 1 T705 9 T803 1
values[30] 270 1 T801 1 T705 3 T803 4
values[31] 270 1 T801 1 T705 3 T803 6
values[32] 253 1 T801 1 T705 5 T803 4
values[33] 224 1 T801 1 T705 4 T803 6
values[34] 214 1 T801 1 T705 5 T803 2
values[35] 212 1 T801 1 T705 7 T803 2
values[36] 235 1 T801 1 T705 5 T803 2
values[37] 239 1 T801 1 T705 22 T803 2
values[38] 240 1 T801 1 T705 23 T803 1
values[39] 219 1 T801 1 T705 4 T803 3
values[40] 214 1 T801 1 T705 7 T803 1
values[41] 209 1 T801 1 T705 7 T803 4
values[42] 232 1 T801 1 T705 7 T803 2
values[43] 238 1 T801 1 T705 17 T803 2
values[44] 221 1 T801 1 T705 18 T803 1
values[45] 233 1 T801 1 T705 6 T803 3
values[46] 181 1 T801 1 T705 2 T803 2
values[47] 183 1 T801 1 T705 5 T803 2
values[48] 188 1 T801 1 T705 11 T803 2
values[49] 191 1 T801 1 T705 8 T803 2
values[50] 186 1 T801 1 T705 3 T803 4
values[51] 217 1 T801 1 T705 4 T803 3
values[52] 227 1 T801 1 T705 4 T803 7
values[53] 198 1 T801 1 T705 5 T803 4
values[54] 201 1 T801 1 T705 9 T803 2
values[55] 192 1 T801 1 T705 6 T803 2
values[56] 198 1 T801 1 T705 8 T803 1
values[57] 180 1 T801 1 T705 3 T803 1
values[58] 162 1 T801 1 T705 4 T803 2
values[59] 173 1 T801 1 T705 5 T803 2
values[60] 199 1 T801 1 T705 6 T803 3
values[61] 171 1 T801 1 T705 6 T803 3
values[62] 151 1 T801 1 T705 3 T803 3
values[63] 171 1 T801 1 T705 5 T803 6
values[64] 170 1 T801 1 T705 11 T803 8
values[65] 131 1 T801 1 T705 4 T803 10
values[66] 136 1 T801 1 T705 8 T803 5
values[67] 147 1 T801 1 T705 25 T803 4
values[68] 137 1 T801 1 T705 7 T803 10
values[69] 134 1 T801 1 T705 11 T803 13
values[70] 106 1 T801 1 T705 11 T803 4
values[71] 84 1 T801 1 T705 4 T803 4
values[72] 101 1 T801 1 T705 14 T803 3
values[73] 82 1 T801 1 T705 6 T803 4
values[74] 80 1 T801 1 T705 4 T803 3
values[75] 75 1 T801 2 T803 5 T804 2
values[76] 72 1 T801 1 T803 8 T804 2
values[77] 79 1 T801 1 T803 5 T804 1
values[78] 85 1 T801 1 T803 3 T804 7
values[79] 87 1 T801 2 T803 5 T804 3
values[80] 85 1 T801 1 T803 11 T804 1
values[81] 75 1 T801 1 T803 9 T804 5
values[82] 74 1 T801 1 T803 5 T804 1
values[83] 72 1 T801 1 T803 5 T804 3
values[84] 65 1 T801 1 T803 2 T804 3
values[85] 55 1 T801 1 T803 3 T804 1
values[86] 78 1 T801 1 T803 6 T804 2
values[87] 77 1 T801 1 T803 3 T804 2
values[88] 76 1 T801 1 T803 1 T804 1
values[89] 71 1 T801 1 T804 2 T805 1
values[90] 81 1 T801 1 T804 4 T805 1
values[91] 78 1 T801 1 T804 1 T805 1
values[92] 84 1 T801 1 T804 2 T805 5
values[93] 66 1 T801 1 T804 2 T805 8
values[94] 82 1 T801 1 T804 3 T805 1
values[95] 90 1 T801 1 T804 6 T805 1
values[96] 84 1 T801 2 T804 4 T805 5
values[97] 84 1 T801 2 T804 1 T805 1
values[98] 80 1 T801 1 T804 3 T805 2
values[99] 61 1 T801 1 T804 2 T805 1
values[100] 94 1 T801 1 T804 3 T805 7
values[101] 79 1 T801 3 T804 2 T805 1
values[102] 79 1 T801 1 T804 3 T805 1
values[103] 85 1 T801 3 T804 6 T805 2
values[104] 94 1 T801 1 T804 6 T805 3
values[105] 88 1 T801 1 T804 9 T805 3
values[106] 89 1 T801 2 T804 4 T805 1
values[107] 88 1 T801 2 T804 3 T805 5
values[108] 77 1 T801 3 T804 4 T805 2
values[109] 67 1 T801 1 T804 1 T805 1
values[110] 81 1 T801 2 T804 2 T805 2
values[111] 99 1 T801 2 T804 3 T805 1
values[112] 93 1 T801 3 T804 5 T805 1
values[113] 94 1 T801 4 T804 4 T805 2
values[114] 115 1 T801 6 T804 7 T805 1
values[115] 93 1 T801 1 T804 4 T805 2
values[116] 84 1 T801 1 T804 4 T805 1
values[117] 92 1 T801 2 T804 3 T805 2
values[118] 90 1 T801 2 T804 3 T805 1
values[119] 76 1 T801 1 T804 4 T805 1
values[120] 88 1 T801 1 T804 4 T805 1
values[121] 100 1 T801 1 T804 2 T805 10
values[122] 107 1 T801 1 T804 4 T805 1
values[123] 88 1 T801 3 T804 2 T805 6
values[124] 73 1 T801 1 T804 3 T805 4
values[125] 83 1 T801 3 T804 4 T805 1
values[126] 126 1 T801 1 T804 5 T805 1
values[127] 949 1 T801 43 T804 4 T805 24
values[128] 8850 1 T801 384 T804 6 T805 277


Summary for Variable cp_num_of_outstanding

CATEGORYEXPECTEDUNCOVEREDCOVEREDPERCENT
User Defined Bins 128 0 128 100.00


User Defined Bins for cp_num_of_outstanding

Bins
NAMECOUNTAT LEASTSTATUSTESTCOUNTTESTCOUNTTESTCOUNT
values[1] 146032 1 T70 84 T71 65 T72 59
values[2] 3840 1 T71 1 T72 3 T222 5
values[3] 1673 1 T801 1 T806 1 T807 1
values[4] 1328 1 T801 1 T807 1 T802 13
values[5] 1142 1 T801 1 T807 1 T802 7
values[6] 1081 1 T801 1 T807 1 T802 4
values[7] 849 1 T801 1 T807 1 T802 5
values[8] 761 1 T801 1 T807 1 T802 7
values[9] 740 1 T801 1 T807 1 T802 2
values[10] 610 1 T801 1 T807 1 T802 1
values[11] 456 1 T801 1 T807 1 T802 5
values[12] 445 1 T801 1 T807 1 T802 13
values[13] 497 1 T801 1 T807 1 T802 5
values[14] 495 1 T801 1 T807 1 T802 5
values[15] 459 1 T801 1 T807 1 T802 8
values[16] 408 1 T801 1 T807 1 T802 5
values[17] 369 1 T801 1 T807 1 T802 2
values[18] 383 1 T801 1 T807 1 T802 1
values[19] 368 1 T801 1 T807 1 T677 23
values[20] 301 1 T801 1 T807 1 T677 14
values[21] 272 1 T801 1 T807 1 T677 9
values[22] 223 1 T801 1 T807 1 T677 5
values[23] 194 1 T801 1 T807 1 T677 4
values[24] 174 1 T801 1 T807 1 T636 4
values[25] 126 1 T801 1 T807 1 T636 1
values[26] 98 1 T801 1 T807 1 T636 2
values[27] 88 1 T801 1 T807 2 T636 3
values[28] 113 1 T801 1 T807 1 T636 2
values[29] 151 1 T801 1 T807 1 T636 1
values[30] 147 1 T801 1 T807 1 T636 1
values[31] 101 1 T801 1 T807 1 T636 2
values[32] 72 1 T801 1 T807 1 T636 2
values[33] 66 1 T801 1 T807 1 T636 4
values[34] 48 1 T801 1 T807 1 T636 1
values[35] 47 1 T801 1 T807 1 T636 5
values[36] 36 1 T801 1 T807 1 T636 3
values[37] 44 1 T801 1 T807 1 T636 4
values[38] 48 1 T801 1 T807 1 T636 8
values[39] 50 1 T801 1 T807 1 T636 11
values[40] 48 1 T801 1 T807 1 T636 1
values[41] 53 1 T801 1 T807 1 T636 1
values[42] 40 1 T801 1 T807 1 T636 2
values[43] 37 1 T801 1 T807 1 T636 1
values[44] 29 1 T801 1 T807 1 T636 1
values[45] 31 1 T801 1 T807 1 T636 3
values[46] 32 1 T801 1 T807 1 T636 2
values[47] 36 1 T801 1 T807 1 T636 2
values[48] 38 1 T801 1 T807 1 T636 4
values[49] 40 1 T801 1 T807 2 T636 4
values[50] 35 1 T801 1 T807 1 T636 5
values[51] 37 1 T801 1 T807 1 T636 5
values[52] 37 1 T801 1 T807 1 T636 8
values[53] 34 1 T801 1 T807 1 T636 4
values[54] 31 1 T801 1 T807 1 T636 4
values[55] 41 1 T801 1 T807 1 T636 6
values[56] 29 1 T801 1 T807 1 T636 4
values[57] 30 1 T801 1 T807 1 T636 2
values[58] 29 1 T801 1 T807 1 T636 3
values[59] 35 1 T801 1 T807 1 T636 4
values[60] 33 1 T801 1 T807 1 T636 3
values[61] 29 1 T801 1 T807 1 T636 1
values[62] 38 1 T801 1 T807 1 T636 4
values[63] 34 1 T801 1 T807 1 T636 10
values[64] 35 1 T801 1 T807 1 T636 6
values[65] 32 1 T801 1 T807 1 T636 6
values[66] 31 1 T801 1 T807 1 T636 5
values[67] 30 1 T801 1 T807 2 T636 4
values[68] 33 1 T801 1 T807 1 T636 2
values[69] 36 1 T801 1 T807 1 T636 3
values[70] 29 1 T801 1 T807 1 T636 1
values[71] 28 1 T801 1 T807 1 T636 2
values[72] 30 1 T801 1 T807 1 T636 2
values[73] 33 1 T801 1 T807 1 T636 4
values[74] 34 1 T801 1 T807 1 T636 5
values[75] 33 1 T801 1 T807 1 T636 3
values[76] 30 1 T801 1 T807 1 T636 2
values[77] 36 1 T801 1 T807 1 T636 2
values[78] 35 1 T801 1 T807 1 T636 1
values[79] 35 1 T801 2 T807 1 T636 2
values[80] 45 1 T801 2 T807 1 T636 2
values[81] 45 1 T801 4 T807 1 T636 5
values[82] 38 1 T801 3 T807 1 T636 3
values[83] 35 1 T801 5 T807 1 T636 1
values[84] 43 1 T801 2 T807 1 T636 3
values[85] 49 1 T801 3 T807 1 T636 1
values[86] 42 1 T801 2 T807 1 T636 2
values[87] 45 1 T801 1 T807 1 T636 2
values[88] 39 1 T801 5 T807 1 T636 2
values[89] 37 1 T801 1 T807 1 T636 3
values[90] 44 1 T801 1 T807 1 T636 2
values[91] 56 1 T801 1 T807 1 T636 2
values[92] 44 1 T801 2 T807 1 T636 2
values[93] 38 1 T801 4 T807 1 T636 3
values[94] 53 1 T801 2 T807 1 T636 3
values[95] 39 1 T801 2 T807 1 T636 2
values[96] 39 1 T801 3 T807 1 T636 2
values[97] 47 1 T801 3 T807 1 T636 1
values[98] 47 1 T801 2 T807 1 T636 5
values[99] 51 1 T801 4 T807 1 T636 5
values[100] 40 1 T801 3 T807 1 T636 2
values[101] 48 1 T801 3 T807 1 T636 2
values[102] 44 1 T801 1 T807 1 T636 2
values[103] 59 1 T801 1 T807 1 T636 2
values[104] 47 1 T801 1 T807 1 T636 4
values[105] 57 1 T801 4 T807 2 T636 3
values[106] 45 1 T801 4 T807 3 T636 1
values[107] 53 1 T801 3 T807 4 T636 1
values[108] 45 1 T801 2 T807 6 T808 2
values[109] 50 1 T801 4 T807 3 T808 2
values[110] 55 1 T801 6 T807 1 T808 4
values[111] 52 1 T801 2 T807 5 T808 2
values[112] 54 1 T801 2 T807 1 T808 3
values[113] 58 1 T801 1 T807 2 T808 1
values[114] 52 1 T801 3 T807 1 T808 1
values[115] 55 1 T801 3 T807 2 T808 1
values[116] 50 1 T801 4 T807 1 T808 3
values[117] 59 1 T801 4 T807 3 T808 4
values[118] 54 1 T801 2 T807 3 T808 4
values[119] 54 1 T801 4 T807 2 T808 6
values[120] 48 1 T801 2 T807 2 T808 4
values[121] 86 1 T801 3 T807 3 T808 6
values[122] 55 1 T801 2 T807 2 T808 4
values[123] 59 1 T801 3 T807 3 T808 7
values[124] 59 1 T801 2 T807 3 T808 4
values[125] 79 1 T801 4 T807 1 T808 15
values[126] 363 1 T801 18 T807 9 T808 27
values[127] 2411 1 T801 99 T807 77 T808 33
values[128] 4680 1 T801 178 T807 208 T809 197


Summary for Variable cp_num_of_outstanding

CATEGORYEXPECTEDUNCOVEREDCOVEREDPERCENT
User Defined Bins 128 0 128 100.00


User Defined Bins for cp_num_of_outstanding

Bins
NAMECOUNTAT LEASTSTATUSTESTCOUNTTESTCOUNTTESTCOUNT
values[1] 134040 1 T70 60 T71 63 T72 77
values[2] 8878 1 T71 2 T72 6 T222 3
values[3] 3138 1 T424 1 T380 2 T510 1
values[4] 1784 1 T424 1 T380 1 T480 3
values[5] 1204 1 T424 1 T380 5 T480 8
values[6] 789 1 T424 1 T380 2 T480 10
values[7] 556 1 T424 1 T380 3 T480 6
values[8] 367 1 T424 1 T380 2 T480 6
values[9] 365 1 T424 1 T380 1 T480 10
values[10] 355 1 T424 1 T380 4 T480 8
values[11] 343 1 T424 1 T380 1 T480 4
values[12] 313 1 T424 1 T380 3 T480 4
values[13] 290 1 T424 1 T380 3 T480 8
values[14] 293 1 T424 1 T380 6 T480 9
values[15] 294 1 T424 1 T380 9 T480 12
values[16] 304 1 T424 1 T380 14 T480 3
values[17] 312 1 T424 1 T380 6 T480 8
values[18] 280 1 T424 1 T380 1 T480 3
values[19] 301 1 T424 1 T380 1 T480 11
values[20] 287 1 T424 1 T380 3 T480 14
values[21] 257 1 T424 1 T380 2 T480 10
values[22] 257 1 T424 1 T380 3 T480 9
values[23] 200 1 T424 1 T380 3 T480 5
values[24] 246 1 T424 1 T380 3 T480 4
values[25] 267 1 T424 1 T380 4 T480 10
values[26] 246 1 T424 1 T380 8 T480 3
values[27] 295 1 T424 1 T380 8 T480 4
values[28] 261 1 T424 1 T380 6 T480 3
values[29] 226 1 T424 1 T380 6 T480 3
values[30] 251 1 T424 1 T380 4 T480 7
values[31] 242 1 T424 1 T380 5 T480 3
values[32] 244 1 T424 1 T380 3 T480 5
values[33] 293 1 T424 1 T380 11 T480 18
values[34] 292 1 T424 1 T380 5 T480 8
values[35] 237 1 T424 1 T380 1 T480 6
values[36] 259 1 T424 1 T380 2 T480 6
values[37] 254 1 T424 1 T380 1 T480 4
values[38] 241 1 T424 1 T380 5 T480 5
values[39] 237 1 T424 1 T380 4 T480 8
values[40] 263 1 T424 1 T380 1 T480 12
values[41] 275 1 T424 1 T380 3 T480 7
values[42] 234 1 T424 1 T380 2 T480 5
values[43] 210 1 T424 1 T380 3 T480 7
values[44] 253 1 T424 1 T380 4 T480 13
values[45] 279 1 T424 1 T380 12 T480 7
values[46] 241 1 T424 1 T380 10 T480 2
values[47] 248 1 T424 1 T380 12 T480 4
values[48] 258 1 T424 1 T380 2 T480 6
values[49] 266 1 T424 1 T380 1 T480 4
values[50] 244 1 T424 1 T380 3 T480 11
values[51] 240 1 T424 1 T380 1 T480 17
values[52] 212 1 T424 1 T380 4 T480 5
values[53] 228 1 T424 1 T380 3 T480 3
values[54] 257 1 T424 1 T380 6 T480 4
values[55] 231 1 T424 1 T380 3 T480 7
values[56] 216 1 T424 1 T380 4 T480 21
values[57] 170 1 T424 1 T380 2 T480 5
values[58] 175 1 T424 1 T380 1 T480 6
values[59] 148 1 T424 2 T380 1 T480 3
values[60] 159 1 T424 1 T380 3 T480 4
values[61] 180 1 T424 1 T380 4 T480 15
values[62] 162 1 T424 1 T380 7 T480 15
values[63] 194 1 T424 1 T380 7 T480 3
values[64] 186 1 T424 1 T380 5 T480 3
values[65] 178 1 T424 1 T380 4 T480 10
values[66] 179 1 T424 1 T380 5 T480 6
values[67] 168 1 T424 1 T380 8 T480 7
values[68] 119 1 T424 1 T380 7 T480 2
values[69] 117 1 T424 1 T380 4 T480 6
values[70] 95 1 T424 1 T380 3 T480 3
values[71] 88 1 T424 1 T380 4 T480 5
values[72] 85 1 T424 1 T380 3 T480 1
values[73] 83 1 T424 1 T380 5 T810 1
values[74] 83 1 T424 1 T380 2 T810 1
values[75] 81 1 T424 3 T380 1 T810 1
values[76] 63 1 T424 3 T380 3 T810 1
values[77] 68 1 T424 2 T380 5 T810 1
values[78] 83 1 T424 5 T380 5 T810 1
values[79] 77 1 T424 2 T380 3 T810 1
values[80] 85 1 T424 3 T380 7 T810 2
values[81] 83 1 T424 3 T380 10 T810 4
values[82] 71 1 T424 1 T380 3 T810 7
values[83] 66 1 T424 2 T380 2 T810 3
values[84] 57 1 T424 2 T380 4 T810 2
values[85] 77 1 T424 5 T380 6 T810 5
values[86] 80 1 T424 4 T380 9 T810 3
values[87] 73 1 T424 1 T380 4 T810 6
values[88] 59 1 T424 2 T380 2 T810 10
values[89] 54 1 T424 1 T380 4 T810 2
values[90] 77 1 T424 2 T380 8 T810 2
values[91] 61 1 T424 2 T380 2 T810 4
values[92] 54 1 T424 1 T380 1 T810 1
values[93] 52 1 T424 2 T380 5 T810 1
values[94] 62 1 T424 1 T380 4 T810 4
values[95] 61 1 T424 2 T380 3 T810 2
values[96] 67 1 T424 2 T380 7 T810 3
values[97] 66 1 T424 2 T380 13 T810 2
values[98] 63 1 T424 3 T380 6 T810 1
values[99] 54 1 T424 3 T380 1 T810 5
values[100] 64 1 T424 6 T380 2 T810 5
values[101] 68 1 T424 1 T380 5 T810 1
values[102] 61 1 T424 10 T380 13 T810 1
values[103] 62 1 T424 1 T380 8 T810 2
values[104] 75 1 T424 1 T380 7 T810 3
values[105] 58 1 T424 3 T380 4 T810 1
values[106] 58 1 T424 3 T380 2 T810 6
values[107] 64 1 T424 2 T380 1 T810 1
values[108] 67 1 T424 4 T380 3 T810 2
values[109] 47 1 T424 1 T380 1 T810 1
values[110] 63 1 T424 2 T380 2 T810 5
values[111] 47 1 T424 1 T380 1 T810 1
values[112] 57 1 T424 3 T380 2 T810 1
values[113] 57 1 T424 1 T380 4 T810 2
values[114] 52 1 T424 5 T380 1 T810 4
values[115] 49 1 T424 3 T380 4 T810 2
values[116] 52 1 T424 1 T380 1 T810 5
values[117] 54 1 T424 2 T380 2 T810 3
values[118] 47 1 T424 2 T380 5 T810 2
values[119] 69 1 T424 3 T380 11 T810 4
values[120] 47 1 T424 2 T380 4 T810 1
values[121] 44 1 T424 2 T380 3 T810 1
values[122] 57 1 T424 5 T380 6 T810 1
values[123] 42 1 T424 1 T380 6 T810 2
values[124] 54 1 T424 1 T380 5 T810 1
values[125] 49 1 T424 2 T810 8 T805 1
values[126] 61 1 T424 3 T810 1 T805 1
values[127] 601 1 T424 31 T810 18 T805 22
values[128] 6355 1 T424 269 T810 251 T805 274

0% 10% 20% 30% 40% 50% 60% 70% 80% 90% 100%