dashboard | hierarchy | modlist | groups | tests | asserts

Summary for Variable cp_num_of_outstanding

CATEGORYEXPECTEDUNCOVEREDCOVEREDPERCENT
User Defined Bins 128 0 128 100.00


User Defined Bins for cp_num_of_outstanding

Bins
NAMECOUNTAT LEASTSTATUSTESTCOUNTTESTCOUNTTESTCOUNT
values[1] 122293 1 T75 6 T76 50 T77 45
values[2] 7964 1 T139 1 T416 3 T411 2
values[3] 3236 1 T422 1 T394 114 T802 4
values[4] 1892 1 T422 1 T394 55 T417 1
values[5] 1264 1 T422 1 T394 40 T417 1
values[6] 1022 1 T422 1 T394 25 T417 1
values[7] 677 1 T422 1 T394 8 T417 1
values[8] 505 1 T422 1 T394 5 T417 1
values[9] 372 1 T422 1 T417 1 T803 1
values[10] 340 1 T422 1 T417 1 T803 1
values[11] 279 1 T422 1 T417 1 T803 1
values[12] 301 1 T422 1 T417 1 T803 1
values[13] 285 1 T422 1 T417 1 T803 1
values[14] 243 1 T422 1 T417 1 T803 1
values[15] 200 1 T422 1 T417 1 T803 1
values[16] 204 1 T422 1 T417 1 T803 1
values[17] 213 1 T422 1 T417 1 T803 1
values[18] 255 1 T422 1 T417 1 T803 1
values[19] 215 1 T422 1 T417 1 T803 2
values[20] 250 1 T422 1 T417 1 T803 1
values[21] 252 1 T422 1 T417 1 T803 1
values[22] 231 1 T422 2 T417 1 T803 1
values[23] 262 1 T422 1 T417 1 T803 1
values[24] 210 1 T422 1 T417 1 T803 1
values[25] 185 1 T422 1 T417 1 T803 1
values[26] 203 1 T422 1 T417 1 T803 1
values[27] 206 1 T422 1 T417 1 T803 1
values[28] 203 1 T422 1 T417 1 T803 1
values[29] 238 1 T422 1 T417 1 T803 1
values[30] 235 1 T422 1 T417 1 T803 1
values[31] 213 1 T422 1 T417 1 T803 1
values[32] 223 1 T422 1 T417 1 T803 1
values[33] 205 1 T422 1 T417 1 T803 1
values[34] 217 1 T422 1 T417 1 T803 1
values[35] 209 1 T422 1 T417 1 T803 1
values[36] 245 1 T422 1 T417 1 T803 1
values[37] 161 1 T422 1 T417 1 T803 1
values[38] 193 1 T422 1 T417 1 T803 1
values[39] 226 1 T422 1 T417 1 T803 1
values[40] 208 1 T422 1 T417 1 T803 1
values[41] 197 1 T422 1 T417 1 T803 1
values[42] 244 1 T422 1 T417 1 T803 1
values[43] 250 1 T422 1 T417 1 T803 1
values[44] 236 1 T422 1 T417 1 T803 1
values[45] 194 1 T422 1 T417 1 T803 1
values[46] 186 1 T422 1 T417 1 T803 1
values[47] 235 1 T422 1 T417 1 T803 1
values[48] 197 1 T422 1 T417 1 T803 1
values[49] 184 1 T422 1 T417 1 T803 1
values[50] 190 1 T422 1 T417 1 T803 1
values[51] 217 1 T422 1 T417 1 T803 1
values[52] 152 1 T422 1 T417 1 T803 1
values[53] 202 1 T422 1 T417 1 T803 1
values[54] 174 1 T422 1 T417 1 T803 1
values[55] 178 1 T422 1 T417 1 T803 1
values[56] 176 1 T422 1 T417 1 T803 1
values[57] 186 1 T422 1 T417 1 T803 1
values[58] 161 1 T422 1 T417 1 T803 1
values[59] 194 1 T422 1 T417 1 T803 1
values[60] 172 1 T422 1 T417 1 T803 1
values[61] 217 1 T422 1 T417 1 T803 1
values[62] 164 1 T422 1 T417 1 T803 1
values[63] 172 1 T422 1 T417 1 T803 1
values[64] 158 1 T422 1 T417 1 T803 1
values[65] 152 1 T422 1 T417 1 T803 1
values[66] 158 1 T422 1 T417 1 T803 1
values[67] 144 1 T422 1 T417 1 T803 1
values[68] 114 1 T422 2 T417 1 T803 1
values[69] 110 1 T422 1 T417 1 T803 1
values[70] 88 1 T422 1 T417 1 T803 1
values[71] 81 1 T422 1 T417 1 T803 1
values[72] 83 1 T422 1 T417 1 T803 1
values[73] 98 1 T422 1 T417 1 T803 1
values[74] 86 1 T422 1 T417 1 T803 1
values[75] 83 1 T422 1 T417 1 T803 1
values[76] 97 1 T422 1 T417 1 T803 1
values[77] 70 1 T422 1 T417 1 T803 1
values[78] 73 1 T422 1 T417 1 T803 1
values[79] 79 1 T422 1 T417 1 T803 1
values[80] 58 1 T422 1 T417 1 T803 1
values[81] 58 1 T422 1 T417 1 T803 1
values[82] 55 1 T422 1 T417 1 T803 1
values[83] 58 1 T422 1 T417 1 T803 1
values[84] 50 1 T422 1 T417 1 T803 1
values[85] 59 1 T422 1 T417 1 T803 1
values[86] 51 1 T422 1 T417 1 T803 1
values[87] 48 1 T422 1 T417 1 T803 1
values[88] 54 1 T422 1 T417 1 T803 1
values[89] 76 1 T422 1 T417 1 T803 1
values[90] 87 1 T422 1 T417 1 T803 2
values[91] 63 1 T422 1 T417 1 T803 1
values[92] 68 1 T422 1 T417 1 T803 1
values[93] 77 1 T422 1 T417 1 T803 1
values[94] 65 1 T422 1 T417 1 T803 1
values[95] 67 1 T422 1 T417 1 T803 1
values[96] 61 1 T422 1 T417 1 T803 1
values[97] 85 1 T422 1 T417 2 T803 1
values[98] 77 1 T422 2 T417 1 T803 1
values[99] 95 1 T422 4 T417 1 T803 1
values[100] 76 1 T422 5 T417 1 T803 1
values[101] 56 1 T422 4 T417 2 T803 1
values[102] 58 1 T422 1 T417 1 T803 1
values[103] 77 1 T422 2 T417 4 T803 1
values[104] 71 1 T422 1 T417 4 T803 1
values[105] 78 1 T422 6 T417 2 T803 1
values[106] 64 1 T422 1 T417 2 T803 1
values[107] 56 1 T422 1 T417 3 T803 1
values[108] 71 1 T422 2 T417 6 T803 1
values[109] 64 1 T422 2 T417 3 T803 5
values[110] 59 1 T422 2 T417 1 T803 2
values[111] 57 1 T422 1 T417 6 T803 1
values[112] 80 1 T422 2 T417 3 T803 1
values[113] 54 1 T422 2 T417 1 T803 1
values[114] 58 1 T422 1 T417 1 T803 1
values[115] 58 1 T422 1 T417 1 T803 3
values[116] 72 1 T422 2 T417 2 T803 3
values[117] 83 1 T422 1 T417 2 T803 2
values[118] 57 1 T422 1 T417 1 T803 1
values[119] 65 1 T422 1 T417 2 T803 1
values[120] 70 1 T422 1 T417 3 T803 6
values[121] 79 1 T422 2 T417 4 T803 2
values[122] 87 1 T422 1 T417 6 T803 1
values[123] 63 1 T422 1 T417 5 T803 2
values[124] 88 1 T422 2 T417 4 T803 2
values[125] 78 1 T422 1 T417 2 T803 3
values[126] 130 1 T422 1 T417 3 T803 4
values[127] 777 1 T422 29 T417 39 T803 29
values[128] 5371 1 T422 354 T417 305 T803 326


Summary for Variable cp_num_of_outstanding

CATEGORYEXPECTEDUNCOVEREDCOVEREDPERCENT
User Defined Bins 128 0 128 100.00


User Defined Bins for cp_num_of_outstanding

Bins
NAMECOUNTAT LEASTSTATUSTESTCOUNTTESTCOUNTTESTCOUNT
values[1] 138909 1 T75 8 T76 38 T77 37
values[2] 3945 1 T416 1 T500 2 T499 1
values[3] 1787 1 T382 32 T422 1 T603 1
values[4] 1140 1 T382 35 T422 1 T394 2
values[5] 841 1 T382 40 T422 1 T394 1
values[6] 673 1 T382 36 T422 1 T394 2
values[7] 555 1 T382 24 T422 1 T394 3
values[8] 431 1 T382 14 T422 1 T394 1
values[9] 449 1 T382 9 T422 1 T394 6
values[10] 471 1 T422 1 T394 4 T418 1
values[11] 412 1 T422 1 T394 1 T418 1
values[12] 422 1 T422 1 T394 2 T418 1
values[13] 381 1 T422 1 T394 4 T418 1
values[14] 342 1 T422 1 T394 4 T418 1
values[15] 316 1 T422 1 T394 3 T418 1
values[16] 259 1 T422 1 T394 3 T418 1
values[17] 258 1 T422 1 T394 2 T418 1
values[18] 288 1 T422 1 T394 1 T418 1
values[19] 308 1 T422 1 T394 3 T418 1
values[20] 201 1 T422 1 T394 4 T418 2
values[21] 165 1 T422 1 T394 2 T418 1
values[22] 174 1 T422 1 T394 4 T418 1
values[23] 140 1 T422 1 T394 1 T418 1
values[24] 139 1 T422 1 T394 2 T418 1
values[25] 167 1 T422 1 T394 2 T418 1
values[26] 188 1 T422 1 T394 2 T418 1
values[27] 236 1 T422 1 T394 4 T418 1
values[28] 235 1 T422 1 T394 1 T418 1
values[29] 198 1 T422 1 T394 1 T418 1
values[30] 151 1 T422 1 T394 2 T418 1
values[31] 135 1 T422 1 T394 1 T418 1
values[32] 132 1 T422 1 T394 4 T418 1
values[33] 106 1 T422 1 T394 2 T418 1
values[34] 143 1 T422 1 T394 2 T418 1
values[35] 121 1 T422 1 T394 1 T418 1
values[36] 97 1 T422 1 T394 2 T418 1
values[37] 84 1 T422 1 T394 4 T418 1
values[38] 90 1 T422 1 T394 6 T418 1
values[39] 95 1 T422 1 T394 6 T418 1
values[40] 65 1 T422 1 T394 6 T418 1
values[41] 53 1 T422 1 T394 4 T418 1
values[42] 62 1 T422 1 T394 2 T418 1
values[43] 64 1 T422 1 T394 3 T418 1
values[44] 66 1 T422 1 T394 5 T418 1
values[45] 60 1 T422 1 T394 5 T418 1
values[46] 54 1 T422 1 T394 3 T418 1
values[47] 55 1 T422 1 T394 6 T418 1
values[48] 83 1 T422 1 T394 10 T418 1
values[49] 72 1 T422 1 T394 3 T418 1
values[50] 56 1 T422 1 T394 4 T418 1
values[51] 77 1 T422 1 T394 4 T418 1
values[52] 74 1 T422 1 T394 2 T418 1
values[53] 74 1 T422 1 T394 1 T418 1
values[54] 69 1 T422 1 T394 3 T418 1
values[55] 61 1 T422 1 T394 3 T418 1
values[56] 59 1 T422 1 T394 1 T418 1
values[57] 51 1 T422 1 T394 3 T418 1
values[58] 60 1 T422 1 T394 3 T418 1
values[59] 64 1 T422 1 T394 3 T418 1
values[60] 52 1 T422 1 T394 2 T418 1
values[61] 58 1 T422 1 T394 3 T418 1
values[62] 72 1 T422 1 T394 4 T418 1
values[63] 53 1 T422 1 T394 4 T418 1
values[64] 52 1 T422 1 T394 3 T418 1
values[65] 49 1 T422 1 T394 3 T418 1
values[66] 50 1 T422 1 T394 1 T418 1
values[67] 52 1 T422 1 T394 2 T418 1
values[68] 49 1 T422 1 T394 6 T418 1
values[69] 57 1 T422 2 T394 1 T418 1
values[70] 54 1 T422 1 T394 4 T418 1
values[71] 51 1 T422 1 T394 6 T418 1
values[72] 63 1 T422 1 T394 6 T418 1
values[73] 63 1 T422 1 T394 2 T418 1
values[74] 68 1 T422 1 T394 3 T418 1
values[75] 54 1 T422 1 T394 4 T418 1
values[76] 56 1 T422 1 T394 5 T418 1
values[77] 56 1 T422 1 T394 2 T418 1
values[78] 53 1 T422 1 T394 4 T418 1
values[79] 58 1 T422 1 T394 4 T418 1
values[80] 62 1 T422 1 T394 4 T418 1
values[81] 72 1 T422 1 T394 3 T418 1
values[82] 80 1 T422 1 T394 2 T418 1
values[83] 67 1 T422 1 T394 2 T418 1
values[84] 96 1 T422 1 T394 4 T418 1
values[85] 94 1 T422 1 T394 4 T418 3
values[86] 80 1 T422 1 T394 4 T418 7
values[87] 80 1 T422 1 T394 1 T418 10
values[88] 66 1 T422 1 T394 7 T418 2
values[89] 75 1 T422 1 T394 7 T418 1
values[90] 66 1 T422 1 T394 1 T418 3
values[91] 69 1 T422 1 T394 2 T418 1
values[92] 73 1 T422 1 T394 3 T418 2
values[93] 64 1 T422 1 T394 3 T418 1
values[94] 92 1 T422 1 T394 2 T418 2
values[95] 85 1 T422 1 T394 2 T418 1
values[96] 91 1 T422 1 T394 5 T418 4
values[97] 81 1 T422 1 T394 5 T418 2
values[98] 86 1 T422 1 T394 7 T418 5
values[99] 101 1 T422 1 T394 2 T418 3
values[100] 94 1 T422 1 T394 11 T418 3
values[101] 82 1 T422 1 T394 2 T418 4
values[102] 81 1 T422 1 T394 2 T418 3
values[103] 87 1 T422 1 T394 9 T418 1
values[104] 92 1 T422 1 T394 4 T418 2
values[105] 84 1 T422 1 T394 5 T418 3
values[106] 99 1 T422 1 T394 6 T418 6
values[107] 88 1 T422 1 T394 3 T418 3
values[108] 82 1 T422 1 T394 5 T418 3
values[109] 82 1 T422 1 T394 4 T418 1
values[110] 112 1 T422 3 T394 12 T418 3
values[111] 91 1 T422 3 T394 10 T418 2
values[112] 91 1 T422 4 T394 7 T418 1
values[113] 102 1 T422 4 T394 2 T418 3
values[114] 104 1 T422 4 T394 9 T418 2
values[115] 100 1 T422 1 T394 3 T418 2
values[116] 95 1 T422 2 T394 8 T418 2
values[117] 88 1 T422 2 T394 2 T418 1
values[118] 107 1 T422 3 T394 3 T418 1
values[119] 108 1 T422 2 T394 5 T418 1
values[120] 117 1 T422 2 T394 4 T418 2
values[121] 95 1 T422 3 T394 4 T418 2
values[122] 106 1 T422 4 T394 4 T418 2
values[123] 133 1 T422 5 T394 8 T418 3
values[124] 204 1 T422 1 T394 8 T418 2
values[125] 392 1 T422 1 T394 3 T418 1
values[126] 709 1 T422 7 T394 1 T418 10
values[127] 2448 1 T422 93 T418 98 T424 115
values[128] 4157 1 T422 186 T418 231 T424 176


Summary for Variable cp_num_of_outstanding

CATEGORYEXPECTEDUNCOVEREDCOVEREDPERCENT
User Defined Bins 128 0 128 100.00


User Defined Bins for cp_num_of_outstanding

Bins
NAMECOUNTAT LEASTSTATUSTESTCOUNTTESTCOUNTTESTCOUNT
values[1] 125052 1 T75 4 T76 37 T77 50
values[2] 9305 1 T77 2 T416 2 T411 1
values[3] 3600 1 T651 25 T480 61 T393 2
values[4] 2142 1 T651 15 T480 28 T445 12
values[5] 1578 1 T651 8 T480 14 T445 4
values[6] 1058 1 T651 4 T480 5 T445 6
values[7] 738 1 T445 5 T418 1 T804 2
values[8] 610 1 T445 8 T418 1 T804 9
values[9] 531 1 T445 7 T418 1 T804 12
values[10] 423 1 T445 6 T418 1 T804 5
values[11] 356 1 T445 19 T418 1 T804 4
values[12] 314 1 T445 8 T418 1 T804 6
values[13] 310 1 T445 9 T418 1 T804 3
values[14] 323 1 T445 4 T418 1 T804 13
values[15] 312 1 T445 5 T418 1 T804 11
values[16] 273 1 T445 7 T418 1 T804 5
values[17] 282 1 T445 5 T418 1 T804 6
values[18] 307 1 T445 8 T418 1 T804 9
values[19] 303 1 T445 12 T418 1 T804 12
values[20] 309 1 T445 17 T418 1 T804 7
values[21] 317 1 T445 8 T418 1 T804 5
values[22] 327 1 T445 3 T418 1 T804 3
values[23] 281 1 T445 11 T418 1 T804 2
values[24] 295 1 T445 7 T418 1 T804 8
values[25] 363 1 T445 5 T418 1 T804 32
values[26] 292 1 T445 9 T418 1 T804 4
values[27] 274 1 T445 3 T418 1 T804 4
values[28] 251 1 T445 11 T418 1 T804 4
values[29] 331 1 T445 11 T418 1 T804 4
values[30] 279 1 T445 8 T418 1 T804 4
values[31] 211 1 T445 6 T418 1 T804 6
values[32] 277 1 T445 6 T418 1 T804 8
values[33] 285 1 T445 5 T418 1 T805 1
values[34] 323 1 T445 8 T418 1 T805 1
values[35] 274 1 T445 3 T418 1 T805 1
values[36] 251 1 T445 5 T418 1 T805 1
values[37] 291 1 T445 3 T418 1 T805 1
values[38] 255 1 T445 3 T418 1 T805 1
values[39] 264 1 T445 10 T418 1 T805 1
values[40] 321 1 T445 6 T418 1 T805 1
values[41] 345 1 T445 9 T418 1 T805 1
values[42] 284 1 T445 13 T418 1 T805 1
values[43] 234 1 T445 8 T418 2 T805 1
values[44] 281 1 T445 5 T418 1 T805 1
values[45] 308 1 T445 12 T418 1 T805 1
values[46] 286 1 T445 9 T418 1 T805 1
values[47] 225 1 T445 4 T418 1 T805 1
values[48] 268 1 T445 9 T418 1 T805 1
values[49] 248 1 T445 7 T418 1 T805 1
values[50] 284 1 T445 7 T418 1 T805 1
values[51] 287 1 T445 7 T418 1 T805 1
values[52] 278 1 T445 10 T418 1 T805 1
values[53] 243 1 T445 4 T418 1 T805 1
values[54] 220 1 T445 11 T418 1 T805 1
values[55] 227 1 T445 8 T418 1 T805 1
values[56] 292 1 T445 7 T418 1 T805 1
values[57] 268 1 T445 6 T418 1 T805 1
values[58] 206 1 T445 2 T418 1 T805 1
values[59] 202 1 T445 8 T418 1 T805 1
values[60] 183 1 T445 8 T418 1 T805 1
values[61] 176 1 T445 4 T418 1 T805 1
values[62] 191 1 T445 3 T418 1 T805 1
values[63] 197 1 T445 6 T418 1 T805 1
values[64] 152 1 T445 8 T418 1 T805 1
values[65] 139 1 T445 7 T418 1 T805 1
values[66] 152 1 T445 5 T418 1 T805 1
values[67] 146 1 T445 5 T418 1 T805 1
values[68] 133 1 T445 3 T418 1 T805 1
values[69] 134 1 T445 5 T418 1 T805 1
values[70] 138 1 T445 3 T418 1 T805 1
values[71] 130 1 T445 3 T418 1 T805 1
values[72] 157 1 T445 5 T418 1 T805 1
values[73] 155 1 T445 1 T418 1 T805 1
values[74] 139 1 T418 1 T805 1 T806 28
values[75] 120 1 T418 1 T805 1 T806 19
values[76] 92 1 T418 1 T805 1 T806 17
values[77] 89 1 T418 1 T805 1 T806 15
values[78] 91 1 T418 1 T805 1 T806 28
values[79] 91 1 T418 1 T805 1 T806 25
values[80] 87 1 T418 1 T805 1 T806 25
values[81] 82 1 T418 1 T805 1 T806 21
values[82] 102 1 T418 1 T805 1 T806 32
values[83] 100 1 T418 1 T805 1 T806 30
values[84] 75 1 T418 1 T805 1 T806 14
values[85] 88 1 T418 1 T805 1 T806 13
values[86] 69 1 T418 1 T805 2 T806 13
values[87] 78 1 T418 1 T805 1 T806 9
values[88] 93 1 T418 1 T805 3 T806 5
values[89] 83 1 T418 1 T805 7 T806 8
values[90] 91 1 T418 1 T805 2 T806 8
values[91] 107 1 T418 1 T805 9 T806 16
values[92] 82 1 T418 1 T805 3 T806 11
values[93] 102 1 T418 1 T805 3 T806 26
values[94] 82 1 T418 1 T805 3 T806 21
values[95] 86 1 T418 1 T805 2 T806 15
values[96] 82 1 T418 1 T805 2 T806 8
values[97] 77 1 T418 1 T805 3 T806 10
values[98] 80 1 T418 1 T805 2 T806 21
values[99] 83 1 T418 1 T805 3 T806 13
values[100] 78 1 T418 1 T805 1 T806 11
values[101] 81 1 T418 1 T805 2 T806 5
values[102] 94 1 T418 1 T805 1 T806 6
values[103] 91 1 T418 1 T805 1 T806 13
values[104] 72 1 T418 1 T805 6 T806 7
values[105] 61 1 T418 1 T805 2 T806 2
values[106] 71 1 T418 1 T805 2 T806 3
values[107] 77 1 T418 1 T805 1 T806 9
values[108] 81 1 T418 3 T805 6 T806 9
values[109] 84 1 T418 2 T805 3 T806 3
values[110] 75 1 T418 1 T805 2 T806 3
values[111] 69 1 T418 1 T805 1 T806 4
values[112] 69 1 T418 2 T805 5 T806 1
values[113] 58 1 T418 1 T805 1 T806 2
values[114] 89 1 T418 1 T805 4 T806 3
values[115] 84 1 T418 1 T805 2 T806 1
values[116] 83 1 T418 4 T805 2 T806 3
values[117] 91 1 T418 5 T805 1 T806 9
values[118] 62 1 T418 4 T805 1 T806 3
values[119] 63 1 T418 1 T805 1 T806 4
values[120] 87 1 T418 1 T805 1 T806 2
values[121] 76 1 T418 5 T805 3 T806 1
values[122] 66 1 T418 2 T805 1 T806 5
values[123] 73 1 T418 2 T805 5 T806 2
values[124] 58 1 T418 1 T805 4 T806 2
values[125] 93 1 T418 1 T805 4 T806 4
values[126] 147 1 T418 3 T805 1 T806 4
values[127] 801 1 T418 29 T805 31 T806 1
values[128] 7083 1 T418 326 T805 338 T806 2

0% 10% 20% 30% 40% 50% 60% 70% 80% 90% 100%