dashboard | hierarchy | modlist | groups | tests | asserts

Summary for Variable cp_num_of_outstanding

CATEGORYEXPECTEDUNCOVEREDCOVEREDPERCENT
User Defined Bins 128 0 128 100.00


User Defined Bins for cp_num_of_outstanding

Bins
NAMECOUNTAT LEASTSTATUSTESTCOUNTTESTCOUNTTESTCOUNT
values[1] 149235 1 T97 11 T98 3 T102 4
values[2] 11030 1 T105 1 T103 1 T184 2
values[3] 3949 1 T575 2 T567 8 T821 7
values[4] 2248 1 T567 7 T821 9 T802 29
values[5] 1425 1 T567 15 T821 5 T802 8
values[6] 979 1 T567 5 T821 5 T802 9
values[7] 658 1 T567 6 T821 8 T490 13
values[8] 548 1 T567 14 T821 8 T490 14
values[9] 449 1 T567 5 T821 9 T490 9
values[10] 388 1 T567 9 T821 4 T490 7
values[11] 366 1 T567 5 T821 12 T490 9
values[12] 359 1 T567 2 T821 4 T490 3
values[13] 342 1 T567 3 T821 9 T502 6
values[14] 345 1 T567 21 T821 22 T502 6
values[15] 338 1 T567 7 T821 3 T502 3
values[16] 367 1 T567 7 T821 5 T502 15
values[17] 325 1 T567 5 T821 8 T502 9
values[18] 292 1 T567 4 T821 3 T502 7
values[19] 308 1 T567 6 T821 12 T502 4
values[20] 291 1 T567 6 T821 3 T502 3
values[21] 289 1 T567 5 T821 3 T502 5
values[22] 317 1 T567 3 T821 9 T502 10
values[23] 313 1 T567 8 T821 6 T502 9
values[24] 303 1 T567 17 T821 7 T502 10
values[25] 273 1 T567 12 T821 11 T502 6
values[26] 354 1 T567 9 T821 2 T502 13
values[27] 332 1 T567 6 T821 3 T502 7
values[28] 337 1 T567 9 T821 12 T502 10
values[29] 274 1 T567 3 T821 4 T502 5
values[30] 242 1 T567 6 T821 6 T502 3
values[31] 314 1 T567 9 T821 11 T502 13
values[32] 291 1 T567 5 T821 4 T502 7
values[33] 301 1 T567 5 T821 4 T502 2
values[34] 299 1 T567 8 T821 17 T502 6
values[35] 287 1 T567 9 T821 9 T502 9
values[36] 234 1 T567 4 T821 13 T502 5
values[37] 265 1 T567 4 T821 4 T502 6
values[38] 299 1 T567 12 T821 6 T502 8
values[39] 278 1 T567 6 T821 4 T502 16
values[40] 332 1 T567 7 T821 4 T502 18
values[41] 260 1 T567 4 T821 7 T502 4
values[42] 260 1 T567 7 T821 3 T502 12
values[43] 290 1 T567 5 T821 5 T502 5
values[44] 253 1 T567 4 T821 5 T502 8
values[45] 301 1 T567 9 T821 8 T502 10
values[46] 332 1 T567 6 T821 6 T502 3
values[47] 283 1 T567 8 T821 12 T502 5
values[48] 294 1 T567 15 T821 6 T502 11
values[49] 278 1 T567 21 T821 5 T502 14
values[50] 278 1 T567 5 T821 3 T502 5
values[51] 270 1 T567 13 T821 11 T502 6
values[52] 272 1 T567 14 T821 8 T502 5
values[53] 278 1 T567 13 T821 7 T502 10
values[54] 270 1 T567 4 T821 6 T502 5
values[55] 273 1 T567 11 T821 11 T502 7
values[56] 218 1 T567 3 T821 6 T502 8
values[57] 288 1 T567 6 T821 5 T502 3
values[58] 254 1 T567 4 T821 6 T502 3
values[59] 282 1 T567 6 T821 8 T502 3
values[60] 236 1 T567 4 T821 6 T502 11
values[61] 241 1 T567 6 T821 10 T502 13
values[62] 223 1 T567 5 T821 9 T502 1
values[63] 231 1 T567 5 T821 8 T546 5
values[64] 196 1 T567 9 T821 3 T546 2
values[65] 173 1 T567 14 T821 4 T546 1
values[66] 195 1 T567 10 T821 7 T546 8
values[67] 167 1 T567 14 T821 8 T546 19
values[68] 140 1 T567 18 T821 5 T546 4
values[69] 120 1 T567 11 T821 14 T546 4
values[70] 122 1 T567 6 T821 10 T546 1
values[71] 122 1 T567 6 T821 11 T546 2
values[72] 116 1 T567 5 T821 3 T546 2
values[73] 97 1 T567 1 T821 3 T546 3
values[74] 118 1 T821 2 T546 4 T822 1
values[75] 109 1 T546 5 T822 1 T486 1
values[76] 72 1 T546 1 T822 2 T486 1
values[77] 69 1 T546 6 T822 3 T486 1
values[78] 72 1 T546 7 T822 3 T486 1
values[79] 62 1 T546 4 T822 2 T486 1
values[80] 58 1 T546 6 T822 1 T486 1
values[81] 59 1 T546 7 T822 2 T486 1
values[82] 70 1 T546 10 T822 4 T486 1
values[83] 62 1 T546 9 T822 2 T486 1
values[84] 69 1 T546 8 T822 1 T486 1
values[85] 86 1 T546 6 T822 3 T486 1
values[86] 79 1 T546 7 T822 8 T486 1
values[87] 80 1 T546 20 T822 4 T486 1
values[88] 62 1 T546 8 T822 7 T486 1
values[89] 59 1 T546 4 T822 4 T486 1
values[90] 72 1 T546 5 T822 4 T486 1
values[91] 71 1 T546 5 T822 8 T486 1
values[92] 68 1 T546 7 T822 10 T486 1
values[93] 77 1 T546 5 T822 6 T486 1
values[94] 82 1 T546 6 T822 5 T486 1
values[95] 66 1 T546 2 T822 5 T486 1
values[96] 76 1 T546 6 T822 9 T486 1
values[97] 79 1 T546 2 T822 10 T486 1
values[98] 72 1 T546 4 T822 2 T486 2
values[99] 80 1 T546 4 T822 2 T486 2
values[100] 72 1 T546 7 T822 4 T486 2
values[101] 68 1 T546 4 T822 4 T486 2
values[102] 76 1 T822 3 T486 1 T525 1
values[103] 81 1 T822 4 T486 1 T525 1
values[104] 78 1 T822 9 T486 1 T525 1
values[105] 72 1 T822 7 T486 2 T525 1
values[106] 82 1 T822 3 T486 3 T525 1
values[107] 80 1 T822 2 T486 1 T525 1
values[108] 88 1 T822 2 T486 2 T525 1
values[109] 98 1 T822 1 T486 10 T525 5
values[110] 76 1 T822 4 T486 1 T525 2
values[111] 69 1 T822 3 T486 3 T525 1
values[112] 77 1 T822 3 T486 3 T525 2
values[113] 76 1 T822 3 T486 1 T525 5
values[114] 59 1 T822 6 T486 1 T525 2
values[115] 75 1 T822 5 T486 2 T525 2
values[116] 83 1 T822 1 T486 7 T525 3
values[117] 80 1 T822 1 T486 3 T525 1
values[118] 62 1 T822 4 T486 2 T525 2
values[119] 77 1 T822 2 T486 3 T525 2
values[120] 91 1 T822 4 T486 2 T525 1
values[121] 92 1 T822 3 T486 1 T525 4
values[122] 87 1 T822 7 T486 2 T525 2
values[123] 70 1 T822 9 T486 1 T525 1
values[124] 80 1 T822 14 T486 1 T525 2
values[125] 88 1 T822 13 T486 3 T525 6
values[126] 113 1 T822 21 T486 2 T525 2
values[127] 986 1 T822 64 T486 32 T525 32
values[128] 8217 1 T822 30 T486 236 T525 319

0% 10% 20% 30% 40% 50% 60% 70% 80% 90% 100%