| ASSERT | PROPERTIES | SEQUENCES | |
| Total | 43 | 0 | 0 | 
| Category 0 | 43 | 0 | 0 | 
| ASSERT | PROPERTIES | SEQUENCES | |
| Total | 43 | 0 | 0 | 
| Severity 0 | 43 | 0 | 0 | 
| NUMBER | PERCENT | |
| Total Number | 43 | 100.00 | 
| Uncovered | 6 | 13.95 | 
| Success | 37 | 86.05 | 
| Failure | 0 | 0.00 | 
| Incomplete | 10 | 23.26 | 
| Without Attempts | 0 | 0.00 | 
| ASSERTIONS | CATEGORY | SEVERITY | ATTEMPTS | REAL SUCCESSES | FAILURES | INCOMPLETE | SRC | 
| prim_alert_tb.i_alert_receiver.PingRequest0_A | 0 | 0 | 156572 | 0 | 0 | 0 | |
| prim_alert_tb.i_alert_sender.gen_recov_assert.AlertState2_A | 0 | 0 | 39848 | 0 | 0 | 0 | |
| prim_alert_tb.i_alert_sender.gen_sync_assert.InBandInitFsm_A | 0 | 0 | 74546 | 0 | 0 | 0 | |
| prim_alert_tb.i_alert_sender.gen_sync_assert.InBandInitPing_A | 0 | 0 | 74546 | 0 | 0 | 0 | |
| prim_alert_tb.i_alert_sender.gen_sync_assert.SigIntAck_A | 0 | 0 | 74546 | 0 | 0 | 0 | |
| prim_alert_tb.i_alert_sender.gen_sync_assert.SigIntPing_A | 0 | 0 | 74546 | 0 | 0 | 0 | 
| ASSERTIONS | CATEGORY | SEVERITY | ATTEMPTS | REAL SUCCESSES | FAILURES | INCOMPLETE | SRC | 
| prim_alert_tb.i_alert_receiver.AckDiffOk_A | 0 | 0 | 155879 | 116922 | 0 | 158 | |
| prim_alert_tb.i_alert_receiver.PingOkBypassDuringInit_A | 0 | 0 | 156572 | 51 | 0 | 40 | |
| prim_alert_tb.i_alert_receiver.PingPending_A | 0 | 0 | 156572 | 828 | 0 | 119 | |
| prim_alert_tb.i_alert_receiver.gen_async_assert.SigInt_A | 0 | 0 | 82026 | 244 | 0 | 92 | |
| prim_alert_tb.i_alert_sender.gen_async_assert.DiffEncoding_A | 0 | 0 | 82026 | 55667 | 0 | 5 | |
| prim_alert_tb.i_alert_sender.gen_async_assert.InBandInitFsm_A | 0 | 0 | 82026 | 112 | 0 | 149 | |
| prim_alert_tb.i_alert_sender.gen_async_assert.InBandInitPing_A | 0 | 0 | 82026 | 112 | 0 | 149 | |
| prim_alert_tb.i_alert_sender.gen_async_assert.PingHs_A | 0 | 0 | 82026 | 369 | 0 | 2 | |
| prim_alert_tb.i_alert_sender.gen_async_assert.SigIntAck_A | 0 | 0 | 82026 | 112 | 0 | 188 | |
| prim_alert_tb.i_alert_sender.gen_async_assert.SigIntPing_A | 0 | 0 | 82026 | 112 | 0 | 188 | 
| 0% | 10% | 20% | 30% | 40% | 50% | 60% | 70% | 80% | 90% | 100% |