Design Hierarchy
dashboard | hierarchy | modlist | groups | tests | asserts

NAMESCORELINECONDTOGGLEFSMBRANCHASSERT
tb 98.72 99.17 96.65 100.00 98.26 98.24 100.00
dut 98.72 99.17 96.65 100.00 98.26 98.24 100.00
gen_alert_tx[0].u_prim_alert_sender 100.00 100.00
i2c_core 97.38 99.05 92.49 98.26 97.12 100.00
intr_hw_acq_overflow 100.00 100.00 100.00 100.00 100.00
intr_hw_cmd_complete 100.00 100.00 100.00 100.00 100.00
intr_hw_fmt_overflow 100.00 100.00 100.00 100.00 100.00
intr_hw_fmt_threshold 100.00 100.00 100.00 100.00 100.00
intr_hw_host_timeout 100.00 100.00 100.00 100.00 100.00
intr_hw_nak 100.00 100.00 100.00 100.00 100.00
intr_hw_rx_overflow 100.00 100.00 100.00 100.00 100.00
intr_hw_rx_threshold 100.00 100.00 100.00 100.00 100.00
intr_hw_scl_interference 97.92 100.00 91.67 100.00 100.00
intr_hw_sda_interference 100.00 100.00 100.00 100.00 100.00
intr_hw_sda_unstable 100.00 100.00 100.00 100.00 100.00
intr_hw_stretch_timeout 100.00 100.00 100.00 100.00 100.00
intr_hw_tx_overflow 100.00 100.00 100.00 100.00 100.00
intr_hw_tx_stretch 100.00 100.00 100.00 100.00 100.00
intr_hw_unexp_stop 100.00 100.00 100.00 100.00 100.00
u_i2c_acqfifo 97.12 100.00 88.46 100.00 100.00
gen_normal_fifo.u_fifo_cnt 100.00 100.00 100.00
u_i2c_fmtfifo 97.12 100.00 88.46 100.00 100.00
gen_normal_fifo.u_fifo_cnt 100.00 100.00 100.00
u_i2c_fsm 97.67 98.92 95.04 98.26 96.12 100.00
u_i2c_rxfifo 96.15 100.00 84.62 100.00 100.00
gen_normal_fifo.u_fifo_cnt 100.00 100.00 100.00
u_i2c_sync_scl 100.00 100.00 100.00
u_sync_1 100.00 100.00 100.00
gen_generic.u_impl_generic 100.00 100.00 100.00
u_sync_2 100.00 100.00 100.00
gen_generic.u_impl_generic 100.00 100.00 100.00
u_i2c_sync_sda 100.00 100.00 100.00
u_sync_1 100.00 100.00 100.00
gen_generic.u_impl_generic 100.00 100.00 100.00
u_sync_2 100.00 100.00 100.00
gen_generic.u_impl_generic 100.00 100.00 100.00
u_i2c_txfifo 96.15 100.00 84.62 100.00 100.00
gen_normal_fifo.u_fifo_cnt 100.00 100.00 100.00
i2c_csr_assert 100.00 100.00
tlul_assert_device 100.00 100.00 100.00 100.00
u_reg 99.58 99.26 99.44 100.00 99.18 100.00
subtree...
0% 10% 20% 30% 40% 50% 60% 70% 80% 90% 100%